会员登录

  • 个人登录
  • 企业登录
  • 院校登录

用户名:

密  码:

验证码:

记住密码忘记密码

登 录 立即注册立即注册立即注册

为应届生/求职者提供更多职业选择

为企业提供优秀的毕业生资源

为各大院校提供学生就业的渠道

企业入驻院校入驻 全国服务热线:010-80788512

总站

 我的位置:首 页 > 就业指导 >  校园招聘会 >发布新职位

重庆重邮信科通信技术有限公司2014校园招聘启事

2014-05-21来源:本站原创点击量:2405

一、公司简介  重庆重邮信科(集团)股份有限公司(简称“重邮信科”)成立于2000年9月(2000年9月~2007年1月为重庆重邮信科股份有限公司,2007年2 月更名为重庆重邮信科(集团)股份有限公司)。重邮信科是一家集信息技术产品的研究开发和产业化、通信信息网络工程的勘察设计、施工建设、监理咨询、技术支持等服务为一体的高科技企业集团。重邮信科下辖6个投资公司,现有员工1500余人。  重邮信

一、公司简介

  重庆重邮信科(集团)股份有限公司(简称“重邮信科”)成立于2000年9月(2000年9月~2007年1月为重庆重邮信科股份有限公司,2007年2 月更名为重庆重邮信科(集团)股份有限公司)。重邮信科是一家集信息技术产品的研究开发和产业化、通信信息网络工程的勘察设计、施工建设、监理咨询、技术支持等服务为一体的高科技企业集团。重邮信科下辖6个投资公司,现有员工1500余人。

  重邮信科是移动通信终端核心芯片和终端产品解决方案的提供商:重邮信科一直致力于新一代移动通信终端核心技术的开发和产业化工作,坚持自主创新、开放合作,不断为国内外品牌手机厂商、终端设计厂商提供满足市场和用户需求的终端核心芯片、产品解决方案和技术服务。重邮信科是我国最早从事TD-SCDMA标准和终端核心技术开发的单位之一,为我国具有自主知识产权的TD-SCDMA产业的发展做出了重要贡献。重邮信科是新一代移动通信TD-LTE终端基带芯片开发和产业化的先行者,是我国TD-LTE终端基带芯片阵营的重要力量。目前,重邮信科已推出TD-LTE EDGE多模芯片、SC630 TD四核双模智能手机解决方案、C8310 LTE多模数据产品解决方案、TD6300宜居通产品、TDM630系列无线模块、N731R“营改增”税控DTU、UT731行业终端。

  重邮信科是通信信息网络工程建设及技术服务的提供商:重邮信科拥有集通信信息网络工程的勘察设计、施工建设、监理咨询为一体的完整的产业价值链及综合性服务体系和能力,具备工程咨询、工程勘察、工程设计三项甲级资质,同时具有通信工程施工总承包貳级、电子工程专业承包貳级、通信信息网络系统集成甲级、电信工程和通信铁塔监理甲级等多项重要资质。长期以来,凭借专业的技术团队实力和重质量守信誉的经营管理理念,以及优质高效完善的技术服务,通信信息网络工程的设计、施工、监理及技术服务业务不断上规模上档次,树立起良好的企业形象,铸就了“重邮信科”在通信服务行业的信誉品牌,为我国通信事业的发展做出了积极贡献。

 

  二、招聘需求

 

部门

岗位名称

岗位职责

任职资格


物理层软件部

物理层软件开发助理工程师(TD-SCDMA)

负责TD-SCDMA PHY相关的开发和维护;

1.通信工程,电子信息工程等相关专业硕士及以上学历;
2.精通通信工程相关知识;
3.具有TD-SCDMA系统物理层开发工作经验者优先;
4.熟练掌握C或汇编语言编程,熟悉汇编编程者优先;
5.具有较强的英文文献阅读能力和技术文档编写能力;
6.工作态度认真踏实,积极主动,责任感强。能够与团队成员有效和积极的沟通,具有良好的合作精神。能够合理规划工作计划,灵活调整与其他团队之间的协作,保证各项任务能按时和高质量的完成。







物理层软件部

物理层软件测试助理工程师

1.测试用例的编写、执行和总结报告1.测试用例的编写、执行和总结报告
   2.自动化测试环境的开发和使用
   3.测试方法和手段优化改进

1.通信、电子、计算机等相关专业本科及以上学历;
2.掌握C/C++/JAVA至少一种编程语言;
3.工作态度积极认真,负责感强,具有良好的沟通和表达能力。




物理层软件部

物理层软件开发助理工程师(LTE)

LTE及LTE-A等演进系列PHY相关的方案设计,开发和维护等

1.通信工程,电子信息工程等相关专业硕士及以上学历;
2.精通LTE相关物理层通信协议;
3.具有FDD-LTE,TD-LTE系统物理层开发工作经验者优先;
4.熟练掌握C或汇编语言编程,熟悉汇编编程者优先;
5.具有较强的英文文献阅读能力和技术文档编写能力;
6.工作态度认真踏实,遇到困难有钻研精神。能够与团队成员有效和积极的沟通,具有良好的合作精神。能够合理规划工作计划,灵活调整与其他团队之间的协作,保证各项任务能按时和高质量的完成。







协议栈软件部

USB驱动软件研发助理工程师

1.负责usb2.0 device和Host驱动的开发、优化和维护;
   2.负责基带系统与主流应用系统(Android、Mac Os X、Win7、Win8)通信通路的开发、优化和维护;
   3.负责相关技术文档的撰写和编码实现。


1.计算机,电子信息工程等相关专业本科及以上学历;
2.理论功底扎实,精通USB2.0协议,熟悉基于USB协议的功能接口开发;
3.熟悉TCP/IP协议栈,具备分析以太网网络Log能力;
4.具有USB NCM协议开发经验者优先;
5.熟练掌握C语言编程、汇编语言和Makefile编程。了解脚本语言,汇编语言;
6.具有较强的英文文献阅读能力,能够熟练撰写高质量的技术报告;
7.工作态度认真踏实,遇到困难有钻研精神。能够与团队成员有效和积极的沟通,具有良好的合作精神。能够合理规划工作计划,灵活调整与其他团队之间的协作,保证各项任务能按时和高质量的完成。








协议栈软件部

协议栈软件测试助理工程师

1. 研究GSM/TD/LTE高层协议开发和1. 研究GSM/TD/LTE高层协议开发和测试协议标准,参与和熟悉高层协议栈软件开发设计方案;
   2. 参与设计、开发和维护软件集成测试环境;
   3. 在高层协议栈软件集成测试环境下设计、开发、运行TTCN测试用例,在目标板上使用灰盒测试方法从功能和性能上验证软件代码质量;
   4. 根据协议/方案和源代码分析和定位测试中遇到的问题,给出修改建议,提交规范的测试报告,推动问题的解决;
   5. 参与协助公司其他部门进行外场,IOT等系统测试,提供技术支持。测试协议标准,参与和熟悉高层协议栈软件开发设计方案;

1.通信工程,计算机等相关专业本科及以上学历;
2.具有较强的英文阅读理解能力,通过CET-6的优先;
3.具有较强的C/C++语言编程能力,有C/C++语言编程工作经验的优先;
4.具有GSM/TD/LTE高层协议开发和测试工作经验的优先;
5.具有良好的沟通能力,细心,责任心重,对软件测试工作有热情。







协议栈软件部

协议中间件软件研发助理工程师

1. 负责基带平台TCP/IP协议栈维1. 负责基带平台TCP/IP协议栈维护和开发;
   2. 负责基带平台数据通路系统的设计和开发;
   3. 负责IPv6技术预研和开发。
   护和开发;

1. 通信工程,计算机相关专业,具有ARM嵌入式软件开发经验优先;
2. 能够熟练使用C语言编程、汇编语言,熟悉C++,面向对象设计;
3. 精通TCP/IP协议,熟悉IPv6协议,具有开发PPPoE功能经验优先;
4. 能够独立开发模块,具有nucleus系统开发经验优先;
5. 熟悉3GPP 2G/3G/4G系统协议,有移动互联网设备开发经验者优先;
6. 具有较好的文字编写能力,文字组织能力,具有团队合作意识,思维慎密,善于思考,善于总结。







芯片部

芯片算法实现助理工程师

1. 负责3GPP 2G/3G/4G系统UE 的A1. 负责3GPP 2G/3G/4G系统UE 的ASIC算法实现链路分析设计;
   2. 负责算法ASIC实现方案的评估及设计;
   SIC算法实现链路分析设计;

1. 熟悉verilog编写能力;
2. 熟悉UNIX或Solaris平台;
3. 熟悉VCS. Modelsim等EDA工具;
4. 熟悉CCSS. MATLAB等算法仿真工具;
5. 熟悉芯片开发流程;
6. 良好的英语阅读能力和沟通能力;
7. 熟悉通信原理; 
8. 熟练LTE和TD通信协议。









芯片部

芯片验证助理工程师

1. 进行基带芯片的系统验证1. 进行基带芯片的系统验证;
   2. 进行基带芯片的低功耗验证;;

1. 熟悉verilog. OpenVera. 或SystemVerilog之一;
2. 熟悉UNIX或Solaris平台;
3. 熟悉VCS. Modelsim等EDA工具;
4. 熟悉芯片开发流程;
5. 良好的英语阅读能力和沟通能力;
6. 熟悉通信原理; 
7. 熟练掌握脚本语言,如Perl. tcl等;
8. 有丰富的IP/SoC验证经验;
9. 本科4年以上工作经历,研究生两年以上工作经历;










芯片部

芯片设计助理工程师(FPGA)

1. 负责FPGA平台的1. 负责FPGA平台的搭建;
   2. 负责IP 的FPGA初期验证;
   3. 负责FPGA技术的预研;搭建;

1. 熟悉微电子类相关知识;
3. 精通Verilog语言编写;
4. 熟悉FPGA硬件平台. 熟练使用XILINX 的FPGA工具软件;
5. 懂得使用代码设计和代码验证工具软件;
6. 具备基本的DSP. 或者ARM软件开发能力;
7. 熟悉芯片前后端知识,具备代码的链路分析能力. 代码的时序分析能力;
8. 能与他人有效的沟通,进行公司外的技术支持工作。








芯片部

芯片前端实现助理工程师

1. 负责逻辑综合;
   1. 负责逻辑综合;
   2. 负责静态时序分析. 形式验证;
   3. 负责RTLQA;
   4. 负责DFT;

1. 微电子. 电子工程. 通信或相关专业本科或以上学历;
2. 熟悉Verilog语言,能够阅读门级网表并进行ECO;
3. 熟悉综合. DFT等EDA工具的使用;
4. 熟悉芯片前端实现流程;
5. 掌握时序修正的原理和技巧;
6. 了解芯片设计流程;
7. 对先进工艺能够进行有效评估;
8. 具有较好的英语阅读能力和沟通能力,良好的团队意识,较强的学习和创新能力;
9.  针对设计能提出设计约束,能对设计进行时序. 面积和功耗优化;
10. 能独立完成DFT及BSD插入,并进行相关测试;
11. 能为后端提供优化后的网表和SDC;
12. 能进行RTL级和网表级ECO。













 

  三、联系方式

  简历请投至:zhaohang@cqcyit.com

  联系电话:62460642


相关文章